西门子将资本提高到完整的E / E设计水平
TechDesignforum.
资本开始作为利用设计的工具,但在其新的化身上延伸到E / E系统的架构设计和规范,以及跨越流动中的多个步骤的捕获和转移一致的数据。在本文中,作者讨论了这些功能如何进入一致的“数字线程”,该功能将进入Xcelerator平台核心的数字双胞胎的概念。
为什么在AI加速器中定制,重新审视
Semiwiki.
本文抛出了可能的AI架构的快速发展范围,以通过自定义解决方案证明电源,性能和成本的差异化。高度交互式的CataPult工作流程提供了完全的可见性和控制合成过程,使设计人员能够快速收敛于功率,性能和区域的最佳实现。此外,作者突出了CataPult HLS如何帮助构建这些自定义加速器等等。
模拟FastSpice平台可提供单一可执行平台中最准确,最全面,最常见的验证功能,并由世界上最先进的工艺几何形状的领先地区的铸造铸造精确,删除了模拟验证瓶颈。在本文中,作者突出了高性能,高容量和高精度Spice电路仿真技术的关键组成部分。本文还涵盖了纳米电路验证,闭环PLL相位噪声以及如何使用AFS平台执行验证的挑战。
实时操作系统:黑匣子还是开源?
埃德卡菲
为满足当今先进设计的电源要求,工程师可以通过核心的集成电源管理轻松开发,包括支持DVFS,深度睡眠模式和电源/时钟门控。在本文中,Colin Walls深入了解实时操作系统(RTOS),多个版本的OS,API呼叫等的优缺点。
如何使用高级DFT获得竞争优势
电子加工
本文突出了为什么,赢得DFT战略不仅仅是依赖DFT工具,而且还依赖于DFT工具,而且还依赖于他们周围的生态系统。作者强调需要流线型的DFT流量,改善产量的重要性,以及测试策略的设计。导师与行业领导者合作开发的导师的捷径DFT技术提供了最先进的DFT和产量解决方案。
如今,AI处理器设计通常非常大,包括数百或数千个的许多重复的处理器阵列,并且需要高测试覆盖范围。没有方法可以在没有分层DFT方法的情况下划分为较小的部分。覆盖要求包括许多故障模型,意味着嵌入式压缩也必须是侵略性的。
评论
在这篇文章中没有人评论。是下面第一个评论。