certus™硅调试

缩短几周的FPGA调试时间

CERTUS通过对数万个信号进行有效的检测来实现调试系统和芯片级问题。能够捕捉到非常深的痕迹。简单的软件金宝博滚球专家驱动,运行时可配置性消除了昂贵的重新检测旋转,无论您的目标FPGA实现流程如何。

特色福利

  • 从根本上消除硅中发现的缺陷
  • 仪器数万个信号
  • 使用深度压缩数据跟踪调试系统级交互错误

““使用FPGA供应商的功能进行根本原因调试需要4-6次重新检测旋转。用蜡,我最多能找到1个重新安装的错误。““

FPGA电力用户

单FPGA调试

  • 结果所有时钟域的时间相关
  • 捕获站活动跟踪宽度从16到1024(2次增量的幂)
  • 每个捕获站数万个信号(允许使用FPGA资源)
  • 支持300兆赫或更快的时钟(取决于设计和设备)
  • 运行时可配置的活动跟踪选择和触发条件
  • 可配置的跟踪缓冲区深度从64到8K”词““
  • 通过JTAG端口支持的行业标准FPGA”“走出去”“
  • certus可以被授权用于Silicon,以提高对现场FPGA产品的支持。
  • 自动化的,金宝博滚球专家调试基础设施的软件控制配置

多FPGA调试

  • 单一的FPGA功能还有…
  • 全盘触发的FPGA之间的事件传递
  • 结果所有fpgas的相关时间允许仪器超过100,000信号

平台支撑

  • 仅限certus implementor(design instruction)Linux
  • certus analyzer支持Windows和Linux(运行时使用FPGA)

硅内调试

  • 仪器和通信IP保留在硅中用于生产。
  • 使用CERTUS IP开发您自己的内部或现场诊断
  • certus最初的构建目的
  • 使用RTL信号名称进行调试可以快速诊断现场问题。
  • 硅时钟支持的最大速度取决于技术节点和设计。
  • 硅的使用涉及许多变量和问题,因此通过咨询提供
闲聊γ 接触